Генератор чисел на базе двоичного счетчика

5=Q1Q2Q3Q4

K5=Q3

J4=Q1Q2Q3

K4=Q1Q2Q3

J3=Q1Q2

K3=Q1Q2Q5

J2=Q1

K2=Q1

J1=

K1=1

Схема счётчика представлена на рисунке 6.

Рисунок 6 - Параллельный двоичный счетчик на базе JK-триггера.

Нагрузка по току со стороны источника входного сигнала начальной установки:

Iвх1( R ) = 0,02мА, Iвх0( R ) = 0,1мА.

Нагрузка по току со стороны источника входного сигнала синхроимпульса:

Iвх1( С ) = 0,02мА, Iвх0( С ) =0,1мА.

По нагрузке на входные сигналы данная схема удовлетворяет условиям ТЗ.

Время формирования выходных сигналов счетчика по входу «R» (Тформ.R) равно tзд.(КР1533ЛИ1) + tпер.(КР1533ТВ9) по входу «R» =14+19=33 (нс).

Задержка переключения счетчика по входу «R» (Тпер.R) равна tпер.(КР1533 ЛИ1) + tпер.(КР1533ТВ9) по входу «R» + время опережения установки информации по входам «J» и «K» относительно фронта спада на входе «С» триггера =14+19 +14+22 (нс) =69нс.

Время формирования выходных сигналов счетчика по входу «C» (Тформ.C) равно tпер.(КР1533 ЛИ1) + tпер.(КР1533ТВ9) по входу «C» = 14+18=32 (нс)

Задержка переключения счетчика по входу «C» (Тпер.C) равна tпер. (КР1533 ЛИ1) + tпер.(КР1533ТВ9) по входу «C» + tпер.(КР1533 ЛЛ1) + время опережения установки информации по входам «J» и «K» относительно фронта спада на входе «С» триггера = 14+18+14+22 (нс) =68нс.

3.2.1.2 Построение параллельного суммирующего двоичного счетчика на базе D-триггера

Таблица переходов параллельного счетчика с модулем пересчета 21, построенного на основе D-триггеров представлена в таблице 7.

Таблица 7.

Текущее значение разрядов в такте t

Значение разрядов в следующем такте t+1

Сигналы возбуждения триггеров

10-е число

Q5

Q4

Q3

Q2

Q1

10-е число

Q5

Q4

Q3

Q2

Q1

D5

D4

D3

D2

D1

0

0

0

0

0

0

1

0

0

0

0

1

0

0

0

0

1

1

0

0

0

0

1

2

0

0

0

1

0

0

0

0

1

0

2

0

0

0

1

0

3

0

0

0

1

1

0

0

0

1

1

3

0

0

0

1

1

4

0

0

1

0

0

0

0

1

0

0

4

0

0

1

0

0

5

0

0

1

0

1

0

0

1

0

1

5

0

0

1

0

1

6

0

0

1

1

0

0

0

1

1

0

6

0

0

1

1

0

7

0

0

1

1

1

0

0

1

1

1

7

0

0

1

1

1

8

0

1

0

0

0

0

1

0

0

0

8

0

1

0

0

0

9

0

1

0

0

1

0

1

0

0

1

9

0

1

0

0

1

10

0

1

0

1

0

0

1

0

1

0

10

0

1

0

1

0

11

0

1

0

1

1

0

1

0

1

1

11

0

1

0

1

1

12

0

1

1

0

0

0

1

1

0

0

12

0

1

1

0

0

13

0

1

1

0

1

0

1

1

0

1

13

0

1

1

0

1

14

0

1

1

1

0

0

1

1

1

0

14

0

1

1

1

0

15

0

1

1

1

1

0

1

1

1

1

15

0

1

1

1

1

16

1

0

0

0

0

1

0

0

0

0

16

1

0

0

0

0

17

1

0

0

0

1

1

0

0

0

1

17

1

0

0

0

1

18

1

0

0

1

0

1

0

0

1

0

18

1

0

0

1

0

19

1

0

0

1

1

1

0

0

1

1

19

1

0

0

1

1

20

1

0

1

0

0

1

0

1

0

0

20

1

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

Перейти на страницу: 1 2 3 4 5 6 7

Другие стьтьи в тему

Разработка устройства кодирования двухкаскадным способом
Эффективная организация обмена информацией приобретает все большее значение, прежде всего как условие успешной практической деятельности людей. Объем информации, необходимой для нормального функционирования современного общества, растет в соответствии с развитием производстве ...

Расчет схемы двухканального блока питания управляющего устройства
Блок питания (БП) - устройство, предназначенное для формирования напряжения, необходимого системе, из напряжения электрической сети. Чаще всего блоки питания преобразуют переменное напряжение сети 220 В частотой 50 Гц (для России, в других странах используют иные уровни и частоты) в ...

Разделы

Радиоэлектроника и телекоммуникации © 2025 : www.techelements.ru