Изготовление платы устройства

В качестве основы для макетирования можно применить пластину пенопласта толщиной 25-30 м. В этом случае выводы элементов формуют и вдавливают в пенопласт. Когда наиболее рациональный вариант размещения выбран, на пенопласте чертят две взаимно перпендикулярные базовые линии.

С помощью чертежного измерителя расстояния от базовых линий до контактных площадок измеряют и переносят на миллиметровую бумагу.

Отметки соединяют линиями, завершая тем самым подготовку рисунка печатной платы.

Лист миллиметровой бумаги можно сразу наложить на пластину и, устанавливая элементы, прокалывать и бумагу. После определения наилучшей компоновки рисуют на миллиметровке соединения и снимают поочередно элементы, помечая на бумаге их схемный номер.

Разметка печатной платы под некоторые микросхемы и малогабаритные элементы (миниатюрные трансформаторы, реле и др.) с торцевым расположением выводов довольно трудоемка.

Разметка упрощается, если на поверхность платы в предполагаемом месте установки нанести слой пластилина толщиной 0,5-1 мм. Слой должен быть гладким и ровным. Затем подготовляют элемент (микросхему): выводы укорачивают до одинаковой длины (10-12 мм) и подгибают так, чтобы они были перпендикулярны основанию корпуса.

Элемент (микросхему) опускают на предполагаемое место установки и вдавливают выводы в пластилин до упора в поверхность платы, затем осторожно вынимают и шилом или остро заточенным кернером намечают по оставшимся следам выводов центры будущих отверстий в плате. После разметки слой пластилина снимают и сверлят отверстия.

Этот способ удобен и при компоновке элементов на плате.

Исходя из выше сказанного, в дипломной работе рассмотрен принцип построения устройства для исследования схемы синхронного -триггера. Для реализации синхронного RS-триггера используются такие логические элементы как ИЛИ-НЕ, И-НЕ и инверторы.

Выполняя дипломную работу, можно сделать вывод, что с помощью электронной среды «Protel» эффективно моделируются и конструируются различные цифровые устройства на логических элементах.

С помощью данной среды можно моделировать схемы до начала их изготовления, так что можно с самого начала быть уверенным в адекватности их архитектуры. Она детально показывает, из каких элементов состоит схема и как она функционирует, поэтому разработчики могут использовать ее в качестве эскиза или чертежа создаваемого устройства. С помощью готовой модели недостатки проекта легко обнаружить на стадии, когда их исправление не требует еще значительных затрат.

Основная область применения RS - триггеров - создание сигнала с положительным и отрицательным фронтами, отдельно управляемыми посредством стробов, разнесённых во времени. Также RS-триггеры часто используются для исключения так называемого явления дребезга контактов.

ЗАКЛЮЧЕНИЕ

В дипломной работе рассмотрен принцип построения устройства для исследования схемы синхронного RS-триггера. Для реализации синхронного RS-триггера используются такие логические элементы как ИЛИ-НЕ, И-НЕ и инверторы.триггер нашел широкое распространение в схемах ЭВМ. Одиночные триггеры этого типа часто используются в различных блоках управления. В асинхронных RS-триггерах имеется один существенный недостаток, обусловленный самой логикой их построения, т.е. в них сигналы R и S должны быть разнесены во времени. Дополнение этого триггера комбинационными схемами синхронизации на входе и выходе позволяет получить триггеры с более сложной логикой работы: синхронные RS-триггеры, Т-, JK-, D- триггеры и целый ряд комбинированных RST-, JKRS-, DRS-триггеров

Перейти на страницу: 1 2 3

Другие стьтьи в тему

Разработка устройства управления на базе микроконтроллера AVR семейства Classic фирмы Atmel
Микропроцессором (МП) называют построенное на одной или нескольких БИС/СБИС программно-управляемое устройство, осуществляющее процесс обработки информации и управление им. МП - центральный процессорный элемент микропроцессорной системы, в которую также входят память и устройства вв ...

Разработка специализированного цифрового функционального узла
Разработать генератор чисел, формирующий при поступлении на его вход каждых N входных импульсов синхронизации, в зависимости от задаваемого управляющим сигналом режима, на выходах Z1 и Z2 одну из двух последовательностей значений сигналов, приведенных в табл. 1. Таблица 1. ...

Разделы

Радиоэлектроника и телекоммуникации © 2024 : www.techelements.ru